Show simple item record

dc.contributor.advisorMagdaleno Castello, Eduardo
dc.contributor.authorGarcía Conrado, Cristhian Javieres_ES
dc.date.accessioned2016-09-22T12:50:05Z
dc.date.available2016-09-22T12:50:05Z
dc.date.issued2016es_ES
dc.identifier.urihttp://riull.ull.es/xmlui/handle/915/3087
dc.description.abstractEl objetivo de este trabajo ha sido aprovechar todas las ventajas que ofrece el diseño hardware mediante el uso de dispositivos programables como las FPGAs y su integración conjunta a un ARM, en lo que se ha denominado como APSoC (All Programmable System-on-Chip), y aplicar dicha tecnología a un algoritmo de actualidad y cuyas exigencias de recursos fueran críticas.
dc.format.mimetypeapplication/pdf
dc.language.isoes
dc.rightsLicencia Creative Commons (Reconocimiento-No comercial-Sin obras derivadas 4.0 internacional)
dc.rights.urihttps://creativecommons.org/licenses/by-ncnd/4.0/deed.es_ES
dc.subjectSistemas automatizados de control de calidad
dc.titleAceleración de la NFFT en hardware mediante el uso de FPGAses_ES
dc.typeinfo:eu-repo/semantics/bachelorThesis
tfg.interested.nameGarcía Conrado, Cristhian Javieres_ES
tfg.nameAceleración de la NFFT en hardware mediante el uso de FPGAses_ES
tfg.codTitleG026es_ES
tfg.codCenter1353es_ES
tfg.tutor.nameMagdaleno Castello, Eduardoes_ES
tfg.documentId757290es_ES
tfg.securityCodeWUFHWm1Id2g=es_ES
tfg.nameTitleGRADO EN INGENIERÍA INFORMÁTICAes_ES


Files in this item

This item appears in the following Collection(s)

Show simple item record

Licencia Creative Commons (Reconocimiento-No comercial-Sin obras derivadas 4.0 internacional)
Except where otherwise noted, this item's license is described as Licencia Creative Commons (Reconocimiento-No comercial-Sin obras derivadas 4.0 internacional)